1. Схемотехнические проблемы построения цифровых узлов и устройств




Скачать 16.31 Kb.
Название1. Схемотехнические проблемы построения цифровых узлов и устройств
страница3/3
Дата03.02.2016
Размер16.31 Kb.
ТипДокументы
1   2   3

4.6. Статические запоминающие устройства


4.6.1. Запоминающие элементы статических ЗУ. Схема триггерного запоминающего элемента на n-МОП транзисторах и варианты нагрузок для схемы триггера.

4.6.2. Выходной каскад с третьим состоянием. Схема триггерного запоминающего элемента и выходного каскада в схемотехнике КМОП.

4.6.3. Внешняя организация и временные диаграммы статических ЗУ. Временные диаграммы процессов чтения и записи в статическом ЗУ.

4.6.4. Искусственная энергонезависимость статических ЗУ. Схемы подключения резервных источников питания к накопителям ЗУ.

4.6.5. Статические ЗУ типа БиКМОП. Схема ячейки статического ЗУ в схемотехнике БиКМОП.


4.7. Динамические запоминающие устройства


4.7.1. Запоминающие элементы динамических ЗУ. Схема и конструкция запоминающего элемента динамического ЗУ. Схема динамического ЗУ. Временные диаграммы сигналов при считывании данных в динамических ЗУ.

4.7.2. Усилители-регенераторы. Схема включения усилителя-регенератора в разрыв линии записи-считывания динамического ЗУ. Схемная реализация усилителя-регенератора.

4.7.3. Мультиплексирование шины адреса. Внешняя организация и временные диаграммы работы динамических ЗУ.

4.7.4. Схема динамического ЗУ.


4.8. Динамические ЗУ повышенного быстродействия


4.8.1. Структуры динамических ЗУ типа FPM (Fast Page Mode). Временные диаграммы режима FPM динамических ОЗУ.

4.8.2. Структуры динамических ЗУ типа EDORAM (Extended Data Out RAM).

4.8.3. Структуры динамических ЗУ типа BEDORAM (Burst Extended Data Out RAM).

4.8.4. Структуры динамических ЗУ типа MDRAM (Multibank DRAM).

4.8.5. Структуры динамических ЗУ типа SDRAM (Synchronous DRAM). Схема конвейеризованного тракта обработки информации. Схема трёхступенчатого конвейера SDRAM.

4.8.6. Структуры динамических ЗУ типа RDRAM (Rambus DRAM).

4.8.7. Структуры динамических ЗУ типа DRDRAM (Direct Rambus DRAM).

4.8.8. Структуры динамических ЗУ типа CDRAM (Cached DRAM).


4.9. Регенерация в динамических ЗУ


4.9.1. Регенерация в динамических запоминающих устройствах. Назначение и виды регенерации. Схема контроллера регенерации динамического ОЗУ.

4.9.2. Сравнительные характеристики известных Вам интегральных запоминающих устройств.


  1. Программируемые логические матрицы (ПЛМ),

программируемая матричная логика (ПМЛ),

базовые матричные кристаллы (БМК)


5.1. Вводные замечания


5.1.1. История и предпосылки появления первых ПЛМ. Почему традиционные БИС/СБИС не всегда устраивают потребителя ИС? PLA (Programmable Logic Array), PAL (Programmable Array Logic), GA (Gate Array), PLD (Programmable Logic Devices), CPLD (Complex PLD), FPGA (Field Programmable GA), SPGA (System Programmable GA).


5.2. Программируемые логические матрицы и программируемая матричная логика (ПЛМ и ПМЛ)


5.2.1. Программируемые логические матрицы ПЛМ. PLA (Programmable Logic Array). Основные параметры ПЛМ. Базовая структура ПЛМ. Назначение и функции её функциональных блоков. Какие функции способна реализовывать ПЛМ?

5.2.2. Схемотехника ПЛМ. PLA (Programmable Logic Array). Схемотехника ПЛМ, реализованной в биполярной технологии и элементы связей в матрицах И и ИЛИ. Схемотехника ПЛМ, реализованной на МОП-транзисторах.

5.2.3. Подготовка задачи к решению с помощью ПЛМ. Программирование ПЛМ. Упрощённое изображение многовходового логического элемента. Упрощённое изображение схем ПЛМ.

5.2.4. Воспроизведение скобочных форм переключательных функций. Наращивание ПЛМ. Схема расширения ПЛМ по числу выходов. Схема расширения ПЛМ по числу термов. Схемы расширения ПЛМ по числу входов. Схема расширения числа входов ПЛМ на единицу.

5.2.5. Программируемая матричная логика (ПМЛ). PAL (Programmable Array Logic). Преимущества и недостатки ПМЛ. Базовая структура ПМЛ.

5.2.6. Функциональные разновидности ПЛМ и ПМЛ. Схемы с программируемым выходным буфером. Схема программируемого выходного буфера.

5.2.7. Функциональные разновидности ПЛМ и ПМЛ. Схемы с двунаправленными программируемыми выводами.

5.2.8. Функциональные разновидности ПЛМ и ПМЛ. Схемы с памятью. Структура ПЛМ с памятью.

5.2.9. Функциональные разновидности ПЛМ и ПМЛ. ПМЛ с разделяемыми коньюнкторами. Пример реализации разделения термов в ПМЛ.

5.2.10. ПМЛ серии 1556. Структура ПМЛ КР1556ХЛ8. Структура ПМЛ КР1556ХП4.

5.2.11. Пример более сложной структуры PLD. Структура БИС типичной PLD.


5.3. Базовые матричные кристаллы (вентильные матрицы с масочным программированием)


5.3.1. Почему такие схемы называют полузаказными? Классификация БМК.

5.3.2. Компонентный состав базовой ячейки БМК типа ЭСЛ. Вариант ячейки БМК типа КМОП. Параметры БМК.


6. Современные и перспективные БИС/СБИС со сложными программируемыми и репрограммируемыми структурами (FPGA, CPLD, FLEX, SOC и др.)


6.1. Общие сведения


6.1.1. .


7. Некоторые аспекты применения микросхем с программируемой структурой


7.1. Конвертация проектов


7.1.1. Что такое конвертация проектов? Когда реализация проекта будет целесообразна на полузаказных или полностью заказных ИС? Переходы «программируемые структуры – фиксированные структуры». Расскажите о существовании трёх различных зон проектов. Расскажите как реализуются задачи конвертации проектов в ИС HardWire и HardCopy от фирмы Altera. А также в ИС XL-3 от фирмы AMI.


7.2. Конфигурирование микросхем


7.2.1. От чего зависит способ конфигурирования ИС с программируемыми структурами? Расскажите об особенностях конфигурирования ИС с программируемыми структурами различных типов. На примере ИС SOPC семейства Virtex расскажите о возможных способах конфигурирования.


7.3. Защищённость проектов от рассекречивания


7.3.1. Какие цели могут преследовать взломщики? Какова цель клонирования и цель реконструкции? Как влияет схемотехнология ИС на возможности зашиты ИС от рассекречивания для однократно программируемых, многократно программируемых и ИС с триггерной памятью конфигурации? Какие меры принимаются для повышения защищённости проектов?


7.4. Оценка логической сложности и быстродействия ПЛИС


7.4.1. Назовите важнейшие параметры ПЛИС. Методика оценки логической сложности ПЛИС. Какие параметры используют для оценки логической сложности ПЛИС? Является ли оценка числом эквивалентных вентилей окончательной оценкой логической сложности кристалла?

7.4.2. Назовите важнейшие параметры ПЛИС. Методика оценки быстродействия ПЛИС.


8. Методика и средства автоматизированного проектирования цифровых устройств


8.1. Общее описание процесса проектирования


8.1.1. Что такое проектирование? Что такое стратегия проектирования? Что такое синтез? Что такое этапы проектирования? Что такое функциональное описание и конструкторско-топологическое представление? Расскажите о процессе проектирования. Приведите схему многоаспектного и многоуровневого отображения процедуры проектирования. Чем определяется техническая сторона проектирования? Разбиение типовой процедуры проектирования.


8.2. Классификация ИС по характеру их разработки, производства и применения


8.2.1. Классификация ИС по типу их производства. Классификация ИС по характкру их разработки. Классификация ИС по характеру их применению.


8.3. Области применения ИС различных типов


8.3.1. Из каких затрат складывается стоимость ИС? Приведите диаграмму областей целесообразного применения различных типов специализированных БИС/СБИС. К чему приводит рост тиражности ИС?


8.4. Место программируемой логики в процессе создания современной аппаратуры


8.4.1. Какой тип ИС главным образом используют системотехнике при синтезе цифровых устройств? Проектирование на основе МИС, СИС. МП система. Программируемая логика. Связь стоимости проектов с их сложностью.


8.5. Инструментарий проектировщика


8.5.1. Инструментальные средства проектирования. Платформа проектирования. Средства системного этапа проектирования.

8.5.2. Разработка специфических фрагментов проекта. Три этапа работы с САПР.

8.5.3. Средства разработки процессорной части проекта. Этапы разработки процессорной составляющей проекта. Что такое компилятор? Что такое кросс-ассемблер. Что такое симуляция? Что такое эмуляция? Что такое отладка на прототипе?

8.5.4. Средства разработки цифровой части проекта. Технология проектирования на дискретных ИС. Этапы разработки цифровой составляющей проекта.

8.5.5. Средства разработки аналоговых и аналогово-цифровых фрагментов.

8.5.6. Работы и средства этапа комплексной отладки проекта.

8.5.7. Специфика конструирования и отладки проектов на ПЛИС и SOPC.



  1. Базовый логический элемент ЭСЛ


10.1. Общие сведения

      1. Базовый логический элемент ЭСЛ.

      2. Факторы, обеспечивающие высокое быстродействие ЭСЛ-элементов.


10.2. Модификации ЛЭ на переключателях тока

      1. С цепью температурной стабилизации.

      2. С увеличенным логическим перепадом.

      3. С положительной обратной связью.


10.3. Э2СЛ элементы

      1. Схема типового ЛЭ Э2СЛ, его особенности и преимущества.

      2. Схемы ЛЭ ЭСЛ с мощным выходом.


10.4. Схемы ЛЭ ЭСЛ с увеличенными логическими возможностями (2-х уровневая логика)

      1. Схемы типового ЛЭ ЭСЛ с суммирование коллекторных токов.

      2. Схемы типового ЛЭ ЭСЛ с использованием транзисторов обоих типов проводимости.

      3. Схемы типового ЛЭ ЭСЛ с логикой на эмитерных повторителях.




  1. Элементная база БИС и СБИС


11.1. Базовые вентили БИС

      1. Основные требования, предъявляемые к элементной базе БИС.

      2. Логические элементы БИС и ПЛИС.

      3. Базовые вентили БИС первого поколения. ЭУЛ.

      4. Элементы на эмитерных повторителях.

      5. Комплиментарные ТТЛ.

      6. ТТЛШ.


11.2. И2Л

      1. История и предпосылки появления ЛЭ И2Л.

      2. Базовая схема И2Л элемента.

      3. Свойства И2Л элементов.

      4. Усилители тока на И2Л элементах.

      5. ЛЭ НЕ, ИЛИ-НЕ, ИЛИ, И-НЕ, И на И2Л элементах.

      6. Построение логических схем на И2Л элементах.







8:2208.04.13 Список вопросов по дисциплине: «Схемотехника ЭВМ» Страниц: Страница №
1   2   3

Похожие:

1. Схемотехнические проблемы построения цифровых узлов и устройств iconДипломная работа выполнена в цехе цифровой фотограмметрии фгуп урпцг «Уралгеоинформ»
Дипломная работа посвящена исследованию возможностей цифровой фотограмметрической системы photomod, предназначенной для решения полного...
1. Схемотехнические проблемы построения цифровых узлов и устройств iconОтветы к экзамену Традиционные принципы построения ЭВМ. Какие еще принципы построения ЭВМ вы знаете?
Основные из традиционных принципов построения эвм, сформулированные фон Нейманом
1. Схемотехнические проблемы построения цифровых узлов и устройств iconПрограмма вступительного испытания (собеседование/устный экзамен) по дисциплинам «Информационная безопасность и защита информации»
Формы представления моделей. Методы анализа и синтеза систем управления. Использование микропроцессоров и микро-эвм в системах управления....
1. Схемотехнические проблемы построения цифровых узлов и устройств iconУрок Моделирование схем Может показаться странным, но в пакете Orcad 1 имеется два моделятора. «Родной»
Она применяется как для цифровых, так и для аналоговых и смешанных (аналого-цифровых) схем. Оба моделятора вызываются из графического...
1. Схемотехнические проблемы построения цифровых узлов и устройств iconРеспублики Беларусь «24»
Целью дисциплины является изучение свойств основных классов радиотехнических материалов и их применения для изготовления деталей...
1. Схемотехнические проблемы построения цифровых узлов и устройств icon5 Управление службами и приложениями на удаленных и локальных пк
Пк осуществляется с помощью оснастки Диспетчер устройств консоли Управление компьютером. В окне этой оснастки графически отображается...
1. Схемотехнические проблемы построения цифровых узлов и устройств iconТ ехнология применения цифровых образовательных ресурсов в изучении элементов комбинаторики и теории вероятностей
Технология применения цифровых образовательных ресурсов в изучении элементов комбинаторики
1. Схемотехнические проблемы построения цифровых узлов и устройств iconТеория и практика бесконтактного теплового контроля буксовых узлов в поездах
Миронов А. А., Образцов В. Л., Павлюков А. Э. Теория и практика бесконтактного теплового контроля буксовых узлов в поездах. 2012г....
1. Схемотехнические проблемы построения цифровых узлов и устройств icon1. Сущность и функции денег. Денежное обращение
Благодаря форме построения он дает общую канву изучаемого курса, помогает вычленить узловые положения и проблемы, проследить их внутреннюю...
1. Схемотехнические проблемы построения цифровых узлов и устройств iconЗакономерность построения графиков функции методом сложения, умножения и деления
...
Разместите кнопку на своём сайте:
Библиотека


База данных защищена авторским правом ©lib2.znate.ru 2012
обратиться к администрации
Библиотека
Главная страница